365天倒计时器电路设计.doc

资料分类:理工论文 VIP会员(riku0803)分享原创毕业论文参考材料更新时间:14-04-01
需要金币1000 个金币 资料包括:完整论文 下载论文
转换比率:金额 X 10=金币数量, 例100元=1000金币 论文字数:7180
折扣与优惠:团购最低可5折优惠 - 了解详情 论文格式:Word格式(*.doc)

【摘要】:本文设计了365天倒计时器电路设计,采用计数器芯片CD4510可逆计数,32768石英晶体振荡时基电路,多级分频器,CD4511译码显示驱动电路组成的电路工作方式、原理及应用。整个电路结构设计合理,电路控制稳定,不误触发,工作稳定可靠。

【关键词】:计数器芯片CD4510;32768石英晶体振荡时基电路;分频器

 

【 abstract 】 this paper designed the 365 day counter-down circuit design, the counter and chips CD4510 reversible count, 32768 quartz crystal oscillation, the circuit, multilevel prescaler, CD4511 decode display driver circuit of the work of the circuit way, principle and application. The whole circuit structure design is reasonable, circuit control stability, not a mistake to trigger, stable and reliable. 

【 key words 】: counter chip CD4510;  32768 quartz crystal oscillation,  the circuit;  prescaler

 

  本系统设计是基于数字电路为主的365天倒计时器系统,本系统包含石英晶体振荡电路、分频电路、可预置可逆计数器、译码器和显示驱动电路。本系统在工作时,通过IC1和石英晶体X1产生32768Hz时基信号,经IC1 214分频后输出2Hz信号,在经IC228分频输出1/128Hz ,然后IC3-IC6分别接成除以9、3、5、5分频器,最后IC6输出的就是所需的日脉冲f=1/86400Hz。每来一个脉冲就会减一天直至结束。日脉冲CP接入可预置可逆计数器CD4511芯片CP端,3个计数器分别预置各自的D3-D0端的数据0011、0110、0101,即365。同时或非门、F2和F3组成的双稳电路复位操作。可预置可逆计数器CD4510输出的8421码DBCA通过译码器CD4511进行译码,最后,通过数码管显示现象。通过理论分析和方案论证,本系统设计方案是合理与可行的。

意思相近论文题目: